Emagister Eventos

Organizado por El Comité Organizador de las Jornadas Sarteco

Jornadas Sarteco 2019

  • Fechas:

    Del 18/09/19 al 20/09/19

  • Lugar:

    Complejo Cultural SanFrancisco, Cáceres, Cáceres, España (mapa)

Web del evento

Descripción ↑ subir

 

La Sociedad de Arquitectura y Tecnología de Computadores (SARTECO) presenta, una vez más, las Jornadas SARTECO, que integran las XXX Jornadas de Paralelismo (JP2019) y las IV Jornadas de Computación Empotrada y Reconfigurable (JCER2019).

Además, en el contexto de las jornadas SARTECO se celebrará también la quinta edición del Concurso "Tu tesis en 3 minutos" ("Your PhD Thesis in Three Minutes" competition) que pretende premiar los mejores trabajos de tesis recientes en el área, y el III Encuentro WSARTECO de investigadoras en TIC.

La celebración conjunta de estas actividades y eventos constituye un referente nacional imprescindible para la comunidad científica agrupada en SARTECO. Estas jornadas facilitan colaboraciones y sinergias entre los grupos y dan a nuestra comunidad una mayor visibilidad social para potenciar nuestras oportunidades de transferencia tecnológica a la industria.

Desde la organización de estas nuevas Jornadas SARTECO, os deseamos un fructífero trabajo y una placentera estancia en Cáceres.

Lugar ↑ subir

Programa ↑ subir

Programa de las Jornadas SARTECO 2019, Septiembre, Cáceres, Complejo Cultural San Francisco (aparcamiento gratuito durante horario de las Jornadas)
Actividades correspondientes al miércoles 18 de septiembre 2019 (ver resto de actividades en el resto de hojas)
 
8:30 a 9:00 Registro y acreditación (Secretaría técnica)
9:00 a 9:30 Inauguración, Lugar: Auditorio
9:30 a 10:30 Keynote 1: Francisco J. Gálvez Ramírez, Chair: Antonio J. Plaza Miguel. Lugar: Auditorio
10:30 a 11:00 Pausa Café (Claustro García Matos)
11:00 a 12:20
JP: Redes y comunicaciones (I) Chair: Manuel P. Malumbres. Lugar: Sala García Matos JP: Tecnologías clúster, plataformas distribuidas, BigData y Deep Learning (I). Chair: Miguel A. Vega-Rodríguez . Lugar: Sala Europa JCER: Aplicaciones y retos de la sociedad (I). Chair: Juan A. Gómez Pulido. Lugar: Sala Miguel Hernández
#17: Metodologı́a para la Instrumentación de Simulaciones de Diseños Hardware en SystemVerilog. Juan-José Crespo, German Maglione-Mathey, José L. Sánchez, Francisco J. Alfaro-Cortés, Jesus Escudero-Sahuquillo, Pedro J. García y Francisco J. Quiles #4: Uso de Composiciones Paralelas de Alto Nivel para el reconocimiento de secuencias ADN mediante una Red Neuronal Convolucional. Mario Rossainz-López, Sarahi Zúñiga-Herrera, Ivo Pineda-Torres y Manuel I. Capel-Tuñón #2: Implementación SoC de una aplicación de filtrado colaborativo. Francisco Pajuelo Holguera, Juan A. Gómez Pulido y Fernando Ortega Requena
#22: Node-type-based load-balancing routing for Parallel Generalized Fat-Trees. John Gliksberg, Jean-Noël Quintin y Pedro J. García #9: Redes Neuronales Convolucionales para el Modelado del Rendimiento del Producto Matriz-Vector Disperso. Maria Barreda, Manuel F. Dolz, M. Asunción Castaño, Pedro Alonso-Jordá y Enrique S. Quintana-Ortí #13: Integración de DVS en sistema empotrado basado en FPGA para clasificación visual de alta velocidad mediante acelerador de CNNs. Alejandro Linares-Barranco, Antonio Ríos-Navarro, Ricardo Tapiador-Morales, Claudio Amaya y Gabriel Jiménez
#25: Un sistema de mensajería viable para comunidades aisladas basado en LoRa. Miguel Kiyoshy Nakamura Pinto, Pietro Manzoni, Carlos Tavares Calafate, Enrique Hernández-Orallo y Juan-Carlos Cano #12: Simulador para la gestión de recursos de cómputo: evaluación de distintos métodos de selección. César Gómez-Martín y Miguel A. Vega-Rodríguez #14: Análisis de una arquitectura segmentada para DNNs dispersas en sistemas empotrados. Adrián Alcolea, Javier Olivito, Javier Resano y Hortensia Mecha
#41: Mejora de la Transmisión de Vídeo en Redes Vehiculares mediante Calidad de Servicio. P. Pablo Garrido Abenza, Pablo Piñol Peral, Manuel P. Malumbres y Otoniel López Granado #21: Algoritmo descentralizado para la asignación de servicios en arquitecturas de Fog Computing basado en un proceso expansivo de migración de instancias. Isaac Lera, Carlos Guerrero y Carlos Juiz #20: Modelado y caracterización del flujo de tráfico en entornos urbanos. Jorge Luis Zambrano-Martínez, Carlos Tavares Calafate, David Soler, Juan-Carlos Cano y Pietro Manzoni
12:20 a 12:30 Descanso / Cambio de sala
12:30 a 13:50
JP: Redes y comunicaciones (II) Chair: Francisco J. Quiles. Lugar: Sala García Matos JP: Tecnologías clúster, plataformas distribuidas, BigData y Deep Learning (II). Chair: Enrique S. Quintana-Ortí. Lugar: Sala Europa JCER: Aplicaciones y retos de la sociedad (II). Chair: Francisco J. Martínez. Lugar: Sala Miguel Hernández
#46: OPASim: un simulador para redes de interconexión de OPA con soporte de QoS. Javier Cano-Cano, Francisco J. Alfaro, José L. Sánchez, Guillermo Fernández y Francisco J. Andújar #28: Un Simulador de Paralelismo de Modelo para Redes Neuronales. Adrián Castelló, Manuel F. Dolz, Enrique S. Quintana-Ortí y José Duato #39: Medición de la eficiencia industrial mediante dispositivos de bajo coste. Angel C. Herrero, Francisco J. Martinez, Piedad Garrido y Julio A. Sangüesa
#63: Modelado de Cargas de Trabajo de Aplicaciones en Herramientas de Simulación de Redes de Data-Center. Luis Gonzalez-Naharro, Jesus Escudero-Sahuquillo, Pedro J. García, Francisco J. Quiles, José Duato, Wenhao Sun, Xiang Yu y Hewen Zheng #29: Preparing and managing an HPC Cluster: Lessons learned. Eduardo José Gómez-Hernández y José Manuel García #44: Implementación de un algoritmo de filtrado de terreno a partir de datos LiDAR sobre SoC Zynq. Álvaro Vázquez Álvarez, Jorge Martínez Sánchez, David López Vilariño, Francisco Fernández Rivera, José Carlos Cabaleiro y Tomás Fernández Pena
#68: Enhanced User Association in Software-Defined WLANs for AP and Channel Load Balancing. Blas Gómez, Estefanía Coronado, José Villalón, Roberto Riggio y Antonio Garrido #43: Evaluación de Prestaciones de Raspberry Pi para Entornos Fog Virtualizados. Javier Cimas, Carmen Carrión y M. Blanca Caminero #47: Uso de Redes Neuronales en Procedimientos de Aproximación Final de Aeronaves. Guillermo Tomás Fernández Martín, Pablo Olivas Auñón, Aurelio Bermúdez Marín y Rafael Casado González
#70: Control de Congestión Eficiente para Redes HPC con Encaminamiento Adaptativo. Jose Rocher-González, Jesus Escudero-Sahuquillo, Pedro J. García y Francisco J. Quiles #53: Una nueva plataforma social para el procesamiento de imágenes hiperespectrales de manera masiva. Miguel Blanco, Mercedes E. Paoletti, Juan M. Haut, Javier Plaza y Antonio Plaza #50: Detección de Colisiones entre Aeronaves mediante Redes Neuronales. Pablo Olivas Auñón, Guillermo Tomás Fernández Martín, Rafael Casado González y Aurelio Bermúdez Marín
13:50 a 15:50 Almuerzo (Restaurante Globo, ubicado a pocos minutos caminando desde el Complejo Cultural San Francisco)
15:50 a 17:30
JP: Aplicaciones de la computación de altas prestaciones (I) Chair: Dora B. Heras. Lugar: Sala García Matos JP: Tecnologías clúster, plataformas distribuidas, BigData y Deep Learning (III). Chair: Jesús Carretero. Lugar: Sala Europa JCER: Arquitecturas, diseños de referencia y plataformas. Chair: Antonio Martínez-Álvarez. Lugar: Sala Miguel Hernández
#1: Computación eficiente de perfiles de difusión para la extracción de información espectral-espacial. Álvaro Acción, Dora B. Heras y Francisco Argüello #61: Implementación de metaheurísticas paralelas en entornos cloud. Diego Teijeiro, Patricia González, Xoán C. Pardo y Ramón Doallo #16: Mejora de un Código de Corrección de Errores para tolerar fallos adyacentes bidimensionales. Joaquín Gracia-Morán, Luis J. Saiz-Adalid, Daniel Gil-Tomás, Juan C. Baraza-Calvo y Pedro J. Gil-Vicente
#11: Taxonomía de Algoritmos Evolutivos Multiobjetivo Paralelos: Una Visión Intra-Algorítmica. Sergio Santander-Jiménez y Miguel A. Vega-Rodríguez #65: BETi: Sistema para la gestión y procesamiento de datos masivos LiDAR. David Deibe, Margarita Amor y Ramón Doallo #42: Diseño de una Arquitectura de Flujo de Datos para la Estimación de Movimiento en Tiempo Real Mediante la Técnica de Búsqueda Exhaustiva de Macrobloques. Eduardo Serrano, Jesús Barba, Julián Caba, M. Soledad Escolar, Manuel J. Abaldea, Fernando Rincón y Juan Carlos López
#40: Sobre el paralelismo anidado de tareas en la factorización LU de Matrices Jerárquicas. Rocío Carratalá-Sáez y Enrique S. Quintana-Ortí #79: Una única arquitectura neuronal profunda para eliminar ruido en imágenes hiperespectrales. Alessandro Maffei, Mercedes E. Paoletti, Juan M. Haut, Javier Plaza, Lorenzo Bruzone y Antonio Plaza #54: FPGA Firmware description for IMaX+/SCIP Camera.Manuel Rodríguez, Eduardo Magdaleno, David Hernández, María Balaguer Jiménez, Daniel Álvarez, David Orozco Suarez, Antonio C. López Jiménez, José Carlos del Toro Iniesta, Basilio Ruiz Cobo y Yukio Katsukawa
#57: Análisis y estudio de prestaciones de sistemas de codificación hardware/software para el HEVC: escenario Intra. Rubén Miguélez-Tercero, Damián Ruiz-Coll, Gerardo Fernández-Escribano y Pedro Cuenca #88: Framework escalable para monitorización y planificación de aplicaciones paralelas. Alberto Cascajo, David E. Singh y Jesús Carretero #55: Estrategia multi-hilo para la mitigación de fallos software inducidos por radiación en sistemas empotrados carentes de sistema operativo. Alejandro Serrano-Cases, Leonardo Maria Reyneri, Sergio Cuenca-Asensi y Antonio Martínez-Álvarez
#67: Caracterización vial en base a nubes de puntos LiDAR terrestre con MPI. Alberto Manuel Esmorís, José Carlos Cabaleiro, David L. Vilariño y Francisco F. Rivera   #56: Ordenamiento de canales del sensor GSENSE400 en modo STD para el instrumento IMaX+. Eduardo Magdaleno, Manuel Rodríguez, David Hernández, María Balaguer Jiménez, David Orozco Suarez, Daniel Álvarez, Antonio C. López Jiménez, José Carlos del Toro Iniesta y Basilio Ruiz Cobo
17:30 a 18:00 Pausa Café (Claustro García Matos)
18:00 a 18:50 Concurso "Tu Tesis en 3 Minutos" (T3M), Lugar: Sala García Matos
18:50 a 19:30
JP: Aplicaciones de la computación de altas prestaciones (II) Chair: Sergio Santander-Jiménez. Lugar: Sala García Matos JP: Aplicaciones de la computación de altas prestaciones (III) Chair: Mercedes E. Paoletti. Lugar: Sala Europa  
#30: Análisis Comparativo de Tecnologías GPGPU para Acelerar Funciones Objetivo: Parsimonia como Caso de Estudio. Sergio Santander-Jiménez, Miguel A. Vega-Rodríguez, Jorge Vicente-Viola y Leonel Sousa #52: Nueva implementación paralela en GPUs del algoritmo pLSA para desmezclado de imágenes hiperespectrales. Jose A. Gallardo, Mercedes E. Paoletti, Juan M. Haut, Javier Plaza y Antonio Plaza  
#33: Un nuevo enfoque para la visualización de datos de metilación del ADN: paralelización de la transformada wavelet en la GPU. Lisardo Fernández, Mariano Pérez y Juan M. Orduña #76: Reorganización de matrices en algoritmos de barrido radial sobre Modelos Digitales del Terreno. Andrés Jesús Sánchez, Luis F. Romero, Siham Tabik y Gerardo Bandera  
21:00 Cóctel de Bienvenida (Mastropiero Gastrobar y Jardín, ubicado a pocos minutos caminando desde el Complejo Cultural San Francisco)

 

 

Programa de las Jornadas SARTECO 2019, Septiembre, Cáceres, Complejo Cultural San Francisco (aparcamiento gratuito durante horario de las Jornadas)
Actividades correspondientes al jueves 19 de septiembre 2019 (ver resto de actividades en el resto de hojas)
 
8:30 a 9:00 Registro y acreditación (Secretaría técnica)
9:00 a 10:20
JP: Redes y comunicaciones (III) Chair: Carlos Tavares Calafate. Lugar: Sala García Matos JP: Arquitecturas del subsistema de memoria y almacenamiento secundario. Chair: Víctor Viñals-Yúfera. Lugar: Sala Europa JCER: Conectividad de sistemas. Chair: Juan Carlos Cano. Lugar: Sala Miguel Hernández
#72: Metodología de selección de recursos de cómputo para entornos de Cloud Computing. Hugo Haurech y David la Red Martínez #10: Aceleración del Análisis de Series Temporales en el Procesador Intel Xeon Phi KNL. Iván Fernández, Alejandro Villegas, Eladio Gutiérrez y Óscar Plata #3: Protocolo de coordinación de enjambres de VANTs para misiones planificadas. Francisco Fabra, Pablo Reyes, Carlos Tavares Calafate, Juan Carlos Cano, Pietro Manzoni y Willian Zamora
#73: Diseño de una aplicación de mensajería tolerante a desconexión. Juan Cúñez-Olalla, Jefferson Rodríguez-Sánchez, Jorge Herrera-Tapia, Leonardo Chancay-García, Enrique Hernández-Orallo, Carlos Tavares Calafate, Juan-Carlos Cano y Pietro Manzoni #15: Particionado eficiente de cache en cluster para mejorar la justicia en procesadores multicore comerciales. Adrián García, Juan Carlos Sáez, Fernando Castro y Manuel Prieto #26: Delegación de Autorización Perimetral para Dispositivos IoT. Elías Grande y Marta Beltrán
#83: Gestión de la seguridad de las comunicaciones para entornos de HPC en centros de supercomputación. David Cortés Polo, Felipe Lemus Prieto, Jesús Calle Cancho, Luis Ignacio Jiménez y José Luis González Sánchez #32: Tasa de aciertos ideal y predecible para la transposición de matrices en caches de datos. Alba Pedro-Zapater, Clemente Rodríguez, Juan Segarra, Rubén Gran Tejero y Víctor Viñals-Yúfera #48: Desarrollo de un sistema para medición y registro de RSSI en invernaderos. Dora Cama-Pinto, Miguel Damas, Juan Antonio Holgado-Terriza, Francisco Gómez-Mula y Alejandro Cama-Pinto
#85: Aplicación del coeficiente de correlación de Pearson en Cloud Computing para la optimización de CPU y ancho de banda. Sergi Vila Almenara, Fernando Guirado, Josep L. Lérida y Fábio Verdi #87: FOS-Mt: Una Organización Eficiente de Cache para Aplicaciones Paralelas en Procesadores de Bajo Consumo. José Puche, Salvador Petit, María E. Gómez y Julio Sahuquillo #74: Construyendo un dispositivo de Internet de las Cosas para el Hogar Conectado. Driss Iounes, Juan Manuel López-Torralba, Pablo Pico-Valencia y Juan Antonio Holgado-Terriza
10:30 a 11:30 Keynote 2: Mikel Luján, Chair: Miguel A. Vega-Rodríguez. Lugar: Auditorio
11:30 a 12:00 Pausa Café (Claustro García Matos)
12:00 a 13:20
JP: Arquitecturas del procesador, multiprocesadores y chips multinúcleo (I) Chair: Ester Martín Garzón. Lugar: Sala García Matos JP: Lenguajes, compiladores y herramientas de programación y ejecución paralela (I). Chair: Diego R. Llanos. Lugar: Sala Europa JP: Evaluación de prestaciones. Chair: Josefa Díaz Álvarez. Lugar: Sala Miguel Hernández
#6: Estudio sobre la paralelización de modelos MOEAs de predicción terapéutica con Toxina Botulínica tipo A en migraña. Franklin Parrales Bravo, Alberto Del Barrio García y José Luis Ayala Rodrigo #18: Tasks Fairness Scheduler for GPU. Bernabé López-Albelda, José M. González-Linares y Nicolás Guil #8: Evaluación del módulo de estimación de movimiento basado en FPGA para el codificador de vídeo HEVC. Otoniel López-Granado, Roberto Gutiérrez, Estefanía Alcocer, Hector Migallón y Manuel P. Malumbres
#19: Diseño de un semirrestador cuántico eficiente.Francisco J. Orts, Gloria Ortega y Ester Martín Garzón #35: EngineCL: Usability and Performance in Heterogeneous Computing. Raúl Nozal y Jose Luis Bosque #38: Eficiencia energética en Algoritmos Genéticos. Josefa Díaz Álvarez, Francisco Fernández de Vega, Juan Ángel García, Francisco Chávez y Jorge Alvarado
#23: Análisis Energía-Tiempo de Redes Neuronales Convolucionales Distribuidas en Clusters Heterogéneos para clasificación de EEGs. Juan José Escobar, Julio Ortega, Miguel Damas, Rukiye Savran Kızıltepe y John Q. Gan #36: Transferencias de datos asíncronas y transparentes en plataformas heterogéneas. Víctor Lara-Mongil, Ismael Taboada-Rodero, Eduardo Rodriguez-Gutiez, Yuri Torres, Arturo Gonzalez-Escribano y Diego R. Llanos #51: Finding energy efficient hardware configurations under a power cap. Alberto Cabrera, Francisco Almeida, Vicente Blanco y Dagoberto Castellanos-Nieves
#31: Barreras Especulativas con Memoria Transaccional.Manuel Pedrero, Ricardo Quislant, Eladio Gutiérrez, Emilio L. Zapata y Óscar Plata #37: Mecanismo de equilibrado de carga en sistemas heterogéneos. Fernando Alonso, Arturo Gonzalez-Escribano, Yuri Torres y Diego R. Llanos #62: PAS2P: Extendiendo análisis de aplicaciones paralela e irregulares. Felipe Tirado, Alvaro Wong, Dolores Rexachs y Emilio Luque
13:30 a 15:30 Almuerzo (Restaurante Globo, ubicado a pocos minutos caminando desde el Complejo Cultural San Francisco)
15:30 a 16:30 III Encuentro WSARTECO de investigadoras en TIC, Lugar: Sala Miguel Hernández
16:30 a 17:00 Pausa Café (Claustro García Matos)
17:00 a 18:00 Asamblea SARTECO, Lugar: Sala García Matos
19:00 a 20:00 Visita Guiada a la Ciudad Monumental de Cáceres (inicio en la Plaza Mayor de Cáceres)
21:00 Cena de Gala (Hotel NH Collection Palacio de Oquendo)

 

 

Programa de las Jornadas SARTECO 2019, Septiembre, Cáceres, Complejo Cultural San Francisco (aparcamiento gratuito durante horario de las Jornadas)
Actividades correspondientes al viernes 20 de septiembre 2019 (ver resto de actividades en en el resto de hojas)
 
8:30 a 9:00 Registro y acreditación (Secretaría técnica)
9:00 a 10:20
JP: Arquitecturas del procesador, multiprocesadores y chips multinúcleo (II) Chair: Juan Antonio Rico-Gallego. Lugar: Sala García Matos JP: Lenguajes, compiladores y herramientas de programación y ejecución paralela (II). Chair: Miguel O. Martínez-Rach. Lugar: Sala Europa JP: Docencia en Arquitectura y Tecnología de Computadores (I) Chair: Pilar M. Ortigosa. Lugar: Sala Miguel Hernández
#34: CNN-Sim: Un Simulador de Arquitecturas para Procesamiento de Redes Neuronales Convolucionales.Francisco Muñoz-Martínez, José L. Abellán y Manuel E. Acacio #66: Análisis combinado de texture y contrast masking en HEVC. Javier Ruiz Atencia, Otoniel López Granado, Manuel P. Malumbres y Miguel O. Martínez-Rach #7: Generación automática de trabajos en grupo para asignaturas de Fundamentos de Computadores y Redes.Joaquín Entrialgo, Rubén Usamentiaga, Julio Molleda, María Teresa González y Daniel F. García
#58: Evaluación de Rendimiento del Entrenamiento Distribuido de Redes Neuronales Profundas en Plataformas Heterogéneas. Sergio Moreno-Álvarez, Mercedes E. Paoletti, Juan M. Haut, Juan Antonio Rico-Gallego, Javier Plaza y Juan-Carlos Díaz-Martín #71: Conversión de superficies NURBS a superficies Bézier en la GPU. Lois A. Gómez, Sergio Vázquez y Margarita Amor #24: Herramienta software para la enseñanza del paralelismo a nivel de instrucciones (ILP). Manuel Rivas-Pérez, Manuel Domínguez-Morales, Alejandro Linares-Barranco y Antón Civit-Balcells
#60: Análisis de rendimiento y eficiencia energética de arquitecturas ARM de bajo consumo. Pavel Nichita, Sergio Afonso, Alberto Cabrera, Francisco Almeida, Vicente Blanco y Dagoberto Castellanos-Nieves #75: Aceleración de Time-Series sismográficas en Python.Francisco López, Thomas Grass, Rafael Asenjo y Ángeles Navarro #59: Aplicaciones de CHIP-8, una máquina virtual de finales de los 70, en los estudios actuales de Ingeniería Informática. Nicolás C. Cruz, Juana Lopez Redondo, José Domingo Álvarez y Pilar M. Ortigosa
#64: Implementación de algoritmos de efectos de audio en tiempo real sobre procesador digital de señal. Francisco Jiménez-Fiérrez, Damián Ruiz-Coll, Gerardo Fernández-Escribano y Pedro Cuenca #77: Medición de overheads para el uso eficiente de recursos en centros de computación de alto rendimiento.Javier Corral García, José Luis González Sánchez y Miguel Ángel Pérez Toledano #81: Simulación de un procesador ARM para la enseñanza de Estructura de Computadores. Savins Puertas-Martín, Juan José Moreno, Francisco J. Orts, Nicolás C. Cruz, Juana Lopez Redondo, Ester Martín Garzón y Pilar M. Ortigosa
10:30 a 11:30 Keynote 3: María José Martín Santamaría, Chair: Javier Plaza Miguel, Lugar: Auditorio
11:30 a 12:00 Pausa Café (Claustro García Matos)
12:00 a 13:00
JP: Aplicaciones de la computación de altas prestaciones (IV) Chair: Gloria Ortega. Lugar: Sala García Matos JP: Lenguajes, compiladores y herramientas de programación y ejecución paralela (III). Chair: Rafael Asenjo. Lugar: Sala Europa JP: Docencia en Arquitectura y Tecnología de Computadores (II) Chair: Francisco Fernández de Vega. Lugar: Sala Miguel Hernández
#49: Copositividad de una matriz: retos computacionales.Eligius M.T. Hendrix, Leocadio G. Casado y Boglarka G.-Tóth #78: Soporte OpenCL 2.0 para Intel TBB. Felipe Muñoz, Jose C. Romero, Alejandro Villegas, Ángeles Navarro, Andrés Rodríguez y Rafael Asenjo #5: Saliendo del bucle. Francisco Fernández de Vega
#80: On parallelizing Set Inversion by Interval Analysis.Konstantinos Nasiotis, Daniel López, Stavros P. Adam y Leocadio G. Casado #82: Parallel Image Processing Using a Pure Topological Framework. Fernando Diaz-del-Rio, Helena Molina-Abril, Pedro Real, Pablo Sánchez-Cuevas y Antonio Ríos-Navarro #27: Diseño, configuración y evaluación de cluster de Raspberry pi para el procesamiento paralelo de vídeo. Luis Muñoz Saavedra, Lourdes Miró Amarante y Manuel Domínguez Morales
#86: Scheduling paralelo sobre clústeres heterogéneos: Microreología Activa como caso de estudio. Gloria Ortega, Francisco J. Orts, Antonio M. Puertas, Inmaculada García Fernández y Ester Martín Garzón #84: Emulador HEVC INTRA en Matlab. Javier Ruiz Atencia, Otoniel López Granado, Manuel P. Malumbres y Miguel O. Martínez-Rach #45: Experimentación Preliminar con un Trazador de Rayos para Relacionar Niveles de Abstracción. Alejandro Valero, Darío Suárez Gracia, Ruben Gran Tejero, Luis M. Ramos, Agustín Navarro-Torres, Adolfo Muñoz, Joaquín Ezpeleta, José Luis Briz, Ana C. Murillo, Eduardo Montijano, Javier Resano, María Villarroya-Gaudó, Jesús Alastruey-Benedé, Enrique Torres, Pedro Álvarez, Pablo Ibáñez y Víctor Vinals-Yúfera
13:00 a 13:30 Clausura, Lugar: Auditorio
13:30 a 15:30 Almuerzo (Restaurante Globo, ubicado a pocos minutos caminando desde el Complejo Cultural San Francisco)
16:30 a 22:30 Excursión: Los Barruecos, Museo Vostell y cena (salida en autobús a las 16:30 desde el Complejo Cultural San Francisco, se recomienda llevar calzado cómodo)

 

Ponentes ↑ subir

Eventos relacionados